中文   English
股票代码:300053
产品信息

S698P4-II:32位四核处理器SOC芯片

 

S698P4-II 是基于SPARC V8架构的高性能的32RISC嵌入式4核处理器。采用SMP “对称多处理”技术,是在一个内核里集成四个功能一样的处理器核心,各CPU之间共享内存子系统以及总线结构,总线竞争和仲裁由硬件自动完成,不需要用户设置。它专为嵌入式应用而设计,具有高性能,低复杂度和低功耗的特点。

 


   

  • 主要特征
  • 订货信息
  • 技术文档
  • 应用领域
    

       S698P4-II 支持多核并行处理机制,采用eCos实时嵌入式操作系统。eCos将任务队列对称地分布于多个CPU之上,从而极大地提高了整个系统的数据处理能力。所有的处理器都可以平等地访问内存、I/O和外部中断。系统资源被系统中所有CPU共享,工作负载能够均匀地分配到所有可用处理器之上,其运算速度快,数据处理量大、能耗低,性能和可靠性远高于单核处理器。

S698P4-II 处理器可广泛应用于航空航天的高端电子设备、海量数据处理、大规模网络应用、复杂科学计算及大型图形建模为特征的企业或行业等领域。

S698P4-II 架构和特点

S698P4-II 处理器是基于SPARC V8架构的内部集成4核的高性能,低功耗32位微处理器,处理器内部集成了IU单元、浮点单元(FPU)单元以及内存控制器。

针对实时应用的嵌入式领域,S698P4-II 提供了内部看门狗、定时器、中断控制器以及串行通讯接口;针对航空航天领域,S698P4-II 提供了CAN总线接口及以太网接口。

同时,为了芯片调试的方便,芯片内部还集成了硬件调试专用接口DSU,不仅可通过串口进行调试,而且还可以通过以太网进行调试,大大方便了用户的使用。

                                                        1-1 S698P4-II 架构

特点:

并行对称多处理架构

集成了4个高性能CPU的处理器内核,每个CPU包括:

32位整型数处理单元

RISC结构

硬件乘法器和除法器

支持2DSP指令(MAC & UMAC)

7级流水

优化的32/64位浮点数处理单元,符合IEEE-754标准

8K 数据缓存(data cache)和指令缓存(instration cache)

CPU共享外设和存贮空间

片上外设

1.        存储器控制器:

PROM, SRAM, SDRAMI/O接口

片选信号生成器

等待周期生成器

存储器写保护

2.        定时器

232位定时器

132位看门狗定时器(与定时器2复用)

3.        中断控制器

4.        8 GPIO

5.        UART 控制器

6.        以太网控制器

1553B总线控制器

CAN总线控制器

集成调试支持单元DSUDebug Support Unit

0.13μm CMOS工艺生产

I/O接口电压:3.3V±0.3V;核心电压:1.2±0.1V

工作频率:0MHz400MHz

功耗:1.3W@400Mhz

性能:

1.       1000 MIPs @ 400 MHz (Dhrystone 2.1 )

2.      400 MFlops@ 400 MHz (Whetstone)

工作温度:-55°~ +125°

封装: CQFP256PQFP208

 

序号

产品型号

产品描述

1

S698P4-PI

S698P4-PI  塑料封装,PQFP208,工业级

2

S698P4-II-CE

S698P4-II-CE  陶瓷封装,CQFP256,工程样片

3

S698P4-II-C

S698P4-II-C   陶瓷封装,CQFP256,军级

4

S698P4-ASIC-IP-F

ASIC版本固核(ASIC网表)

5

S698P4-FPGA-IP-V

FPGA版本固核(FPGA网表)

6

S698P4-RTL-IP-S

软核(RTL源码)

 

 

s698p4-II 芯片用户手册(V2.1).pdf 资料下载